Устройство для решения дифференциальных уравнений

 

Союз Советских

Социалистических

Республик (iii732882 (61) Дополнительное к авт. свил-ву (22) Заявлено 18,11,77 (21)2544356/18-24

006 F 15/32 с присоединением заявки ¹

Гасударственный камитет (23) Приоритет па делам изааретеиий и аткрытий

Опубликовано 05.05.80. Бюллетень № 17 (53) Уд((681.333 (088.8) Дата опубликования описания 07 05 80 (72) Авторы изобретения

Г. E. Пухов, М, В, Синьков, А. И. Закидальский, В. А. Владимиров и H. Б, Нифонтов (7E) Заявитель (54) УСТРОЙСТВО ДЛЯ РЕШЕНИЯ

ДИФФЕРЕНБИАЛЬНЫХ УРАВНЕНИЙ

Изобретение относится к вычислительной технике, в частности к аппаратурной реализации устройств математического мо делирования.

Известно устройство математического моделирования, в котором для расширения функциональных возможностей устройства и обеспечения решения широкого класса задач имеется входной и выходной преобразователи из позиционного кода в код системы остаточных классов и вычислительные блоки, моделирующие математические операции (1).

Известно также устройство, содержащее преобразователь входного сигнала в

15 систему остаточных классов, блок памяти, первый выход которого подключен к входу преобразователя выходного сигнала из системы остаточных классов в позиционную систему, тактовый генератор, блок коммутации, выход которого соединен с входом вычислительного блока, первый управляющий вход которого подключен к первому выходу тактового генератора. Кроме того, 2 устройство содержит делители, ключи и коммутаторы (21.

Недостатком устройства является недостаточная точность. Бель изобретения— повышение точности и расширение функциональных возможностей.

Указанная пель достигается тем, что л устройство для решения дифференциальных уравнений, содержащее преобразователь входного сигнала в систему остаточных классов, блок памяти, первый вход которого подключен к входу преобразователя выходного сигнала из системы остаточных классов в позиционную систему, тактовый генератор, блок коммутации,выход которого соединен с входом вычислительного блока, первый управляющий вход которого подключен к первому выходу тактового генератора, введен дополнительный тактовый генератор, выход которого подключен к синхронизирующему входу вычислительного блока, выход преобразователя входного сигнала и систему остаточных классов подключен к первому входу блока

3 7328 памяти, второй выход которого соединен с первым входом блока коммутации, второй вход которого подключен к первому выходу тактового генератора, второй выход которого соединен с управляющим входом дополнительного тактового генератора, второй и третий входы блока памяти подключены к первому выходу тактового генератора и выходу вычислительного блока соответственно. о

На чертеже приведена структурная схе ма устройства, . которая содержит .преобразователь 1 входного сигнала в систему остаточных классов, блок 2 памяти, тактовый генератор 3, вычислительный блок 4, дополнительный тактовый генератор 5, блок коммутации 6, преобразователь 7 выходного сигнала из системы остаточных классов в позиционную систему. Работает устройство следующим обра- 2о зом.

В процессе обработки информация представляется электрическими сигналами постоянного тока, квантованными по уровню.

Входная информация преобразуется в пре- 25 образователе 1 в код остаточных представлений и поступает в блок 2 памяти. При поступлении сигналов от тактового генератора 3 через блок 6 коммутации остаточные представления входной информации 30 последовательно поступают в блок 2 и да-, лее через блок 6 в вычислительный блок

4. Последовательность поступающих остаточных представлений может начинаться со старшего модуля м„ т.е. в,м„ и т.д. 35 или начинаться с младшего модуля и возрастать - w, ò

Вычислительный блок 4 в зависимости от сложности решаемой задачи может быть предназначен для выполнения единич- 4 ной операции (сложение, интегрирование и т.д.) или для модулирования сложной системы алгебраических или дифференциальных уравнений.

Одновременно тактовый генератор 3 45 запускает и синхронизирует работу тактового генератора 5, частота которого выше частоты тактового генератора 3. С помощью тактового генератора 5 осущест вляется квантование по времени, совершен-50 но обязательное для выполнения операции интегрирования в системе остаточных класf

82 4 сов и интегрирования систем дифференциальных уравнений.

При необходимости информация может быть выведена из блока 2 памяти через преобразователь 7 на выход устройства, но только после выполнения всех операций и по всем модулям.

Преимущество изобретения заключаеч ся в упрощении устройства и повышении точности за счет дополнительного квантования по времени, Формула изобретения

Устройство для решения дифференциальных уравнений, содержащее преобразователь входного сигнала в систему остаточ йых классов, блок памяти, первый выход" которого подключен к входу преобразователя выходного сйгнала из системы остаточных классов в позиционную систему, тактовый генератор, блок коммутации, выход которого соединен с входом вычислительного блока, управляющий вход которого подключен к первому выходу тактового генератора, о т л и ч а ю щ е е с я тем, что, с целью повышения точности и расширения функциональных возможностей, в него введен дополнительный тактовый генератор, выход которого подключен к синхронизирующему входу вычислительного блока, выход преобразователя входного сиг нала в систему остаточных классов подключен к первому входу блока памяти,вто рой выход которого соединен с первым входом блока коммутации, второй вход которого подключен к первому выхоцу тактсл вого генератора, второй выход которого соединен с управляющим входом дополнительного тактового генератора, а второй и третий входы блока памяти подключены к первому выходу тактового генератора и выходу вычислительного блока соответст венно.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР

% 362312, кл. G 06 F 7/12, 1971, 2. Авторское свидетельство СССР

Хя 431520, кл. Cj 06 Р 7/48, 1971.

732882

Составитель И. Дубинина

Редактор О. Иванова Техред О. Андрейко Корректор Ю, Макаренко

Заказ 1739/39 Тираж 751 Подписное

llHHHHH Государственного комитета СССР по делам изобретений и открытий

113.035, Москва, Ж 35, Раушскаи наб., a. 4/5

Филиал ППП Патент, г. Ужгород, ул. Проектная, 4

Устройство для решения дифференциальных уравнений Устройство для решения дифференциальных уравнений Устройство для решения дифференциальных уравнений 

 

Похожие патенты:

Изобретение относится к способам численного решения системы дифференциальных уравнений (СДУ)

Изобретение относится к области цифровой вычислительной техники и может быть использовано при построении различных специализированных устройств

Изобретение относится к области цифровой вычислительной техники и может быть использовано при построении различных специализированных устройств, предназначенных для решения дифференциальных уравнений в частных производных с переменными коэффициентами

Изобретение относится к области цифровой вычислительной техники и предназначено для разработки и конструирования специализированных устройств для решения дифференциальных уравнений, содержащих частные производные по пространственным и временным координатам, а также для решения систем линейных алгебраических уравнений
Наверх