Система для комплексного контроля интегральных схем

 

и» 437988

ОП ИСАЙ И Е

ИЗОБРЕТЕН ИЯ

Союз Советских

Социалистических

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Зависимое от авт. свидетельства— (22) Заявлено 28.07.72 (21) 1822041, 26-9 (51) М.Кл. G Olr 31/28 с присоединением заявки №вЂ”

Гасударственный комитет

Совета Министров СССР ао делам изобретений и открытий

I (32) Приоритет—

Опубликовано 30.07.74. Бюллетень № 28

Дата опубликования описания 12.02.75 (53) УДК ©21.396.66 (088.8) (72) Авторы изобретения

В. И. Киышев, Ю. А. Сливицкий (71) Заявитель (54) СИСТЕМА ДЛЯ КОМПЛЕКСНОГО КОНТРОЛЯ

ИНТЕГРАЛЬНЫХ СХЕМ

Изобретепие относится к контрольно-измерительной технике, в частности к технике контроля параметров интегральцых схем.

Известны системы для комплексного контроля интегральных схем, содержащие управляющую вычислительиу о машину, комплект устройств ввода-вывода, блок сопряжения, блок управления, блок цифро-аналоговых преобразователей, блоки статических испытательных воздействии и измерения статических параметров, аналого-цифровой преобразователь, коммутационную матрицу постоянного тока, коитактируюгцсе устройство, блок согласования и распределения выводов контролируемой иитегральиой схемы, блок формирователей, блок компараторов, блок накопления результатов, коаксиальиый многокаиальныи коммутатор, преобразователь временной параметр-напряжение, генератор слов, комплект задающих гелераторов и коммутатор задающих сигналов.

Известные устройства имеют ограниченные возможности программирования формы тестовых последовательиост..и сигналов.

Цель изобретения — расширение возможностей программирования.

Эта цель достигается тем, что между выходами комплекта задающих генераторов и входами коммутатора задающих сигналов включены последовательно соединенные ком2 мутатор объединения задающих сигналов и блок Х-входовых схем цифрового или аналогового суммирования, причем управляющий вход коммутатора объединения задающи«

5 сигналов подсоединен к выходу блока управления.

На фиг. 1 изображена блок-схема системы для комплексного контроля интегральны« схем; ца фиг. 2 — блок-схем > одного вариан10 та коммутатора объедиие ия задающих сигпалов и блока N-входовых схем цифрового суммирования.

Система для комплексиого контроля интегральных схем содержит комплект уст15 ройств 1 ввода, вывода и долговременного

«раиеиия контрольно-измерительной информации, управляющую вычислительную машину 2, соедииенпые посредством блока 3 сопряжения с блоком 4 управления; коитакти20 рующее устройство 5 для подключения контролируемой интегральной схемы 6 к блоку 7 согласования и распределения выводов с«емы 6, соединеииому с блоками 8 статически« испытательных воздействий и блоками 9 из25 мереция статических парамегров посредством коммутационной матрицы 10 постояиыого тока, а также с блоком 11 формирователей и блоком 12 компараторов, которые соединены с генератором 13 слов; блок 14 цифро-аналоей говых преобразователей; коммутатор 15 за437988 б5

3 дающих сигпалон, соединенный с блоками 11, 12, генератором 13, а также с блоком 16 накопления результа гов; коа.<сиальный многоканальный коммутагор 17, включенный между выходом блока 12 и входом преобразователя 18 временных парамегров в напряжение; аналого-цифровой преобразователь 19, соединенный с блоками 9 и преобразователем 18; комплект задающих генераторов 20, соединенных посредством коммутатора 21 объединения задающих сигналов и. блока 22

Х-входовых схем цифрового i,ëè аналогового суммирования с входом коммутатора 15, синхронизирующий вход которого также подсоединен к комплекту генераторов 20, при этом управляющие входы и выходы блоков 7, 8, 9, 11, 12, 14 и коммутатора 21, матри !ы 10, генераторов 13 и 20, коммугаторов 15 и 17, блока 16 накопления, преобразователей 18 и

19 связаны с блоком 4; опорные входы блоков 8, 9, 11, 12, преобразователя 18 и генераторов 20 — с выходом блока 14; выход блока 12 — с входом блока 16; выход коммутатора 15 — с входом преобразователя 18 и выход блока 16 накопления результатов — с вторым управляющим входом генераторов 20.

Система для комплексных испытаний интегральных схем работает следующим образом.

Комплект устройств 1 ввода-вывода предназначен для ввода программ контроля в управляющую вычислительну.о машину 2 и вывода из нее обработанных результатов контроля, а также для долговременного хранения программного обеспечения системы и контрольно-измерительной информации. Устройства 1 и машина 2 осуществляют обмен информацией с устройствами и блоками системы посредством блока 3 сопряжения и блока 4 управления, в результате чего синтезируются из независимых устройств и блоков контрольно-измерительные схемы для каждого контрольного теста и для цикла испытаний, Посредством контактиру;ощего устройства

5 выводы контролируемой интегральной схемы 6 соединены с блоком 7 согласования и распределения выводов, который распределяет их по функциональному и испытательному назначению на выводы статических воздействий и измерений, входы, выходы и т. д., а также согласует с высокочастотными контрольно-измерительными цепями для уменьшения динамических искажений сигналов.

Выводы схемы б, предназначенные для статического контроля, распределяются между блоками 8 статических испытательных воздействий и блоками 9 измерения статических параметров посредством коммутационной матрицы 10 постоянного ока. Блок 11 формирователей формирует испытательные воздействия, а блок 12 компараторов контролирует динамическое функционирование схемы 6 в соответствии со следующими исходными сигналами: цифровой информацией, по5

l5

4 ступающей от генератора 13 слов; опорными уровнями испытательных воздействий и контролируемых параметров, поступающих от блока 14 цифро-аналоговых преобразователей, и задающими сигналами; тактовыми, стробирующими и синхронизирующими, выбранными коммутатором 15 задающих сигналов. Блок 16 накопления результатов фиксирует результаты контроля на частоте проверки динамического функционирования схемы

b по запрограммированному критерию, например по заданному числу сбоев схемы 6 и т. д. Результаты контроля по командам поступают в управляющую вычислительную машину 2. Для контроля дичамических параметров схемы 6 вывод, выбранный коаксиальным многоканальным коммутатором 17, подключается к входу преобразователя 18 временных параметров в напряжение. Аналого-цифровой преобразователь 19 преобразует аналоговые величины, поступающие от блоков 9 и преобразователя 18 в цифровой код, который также передается в машину 2.

Х задающих генераторов 20 формируют на запрограммированной основной частоте 1о задающие сигналы, параметры которых по отношению к началу контрольного теста программируются независимо по каждому выходу генераторов 20. Посредством коммутатора 21 с Х-входами н ЬР-выходами и блока 22

Х-входовых схем цифрового пли аналогового суммирования по командам от блока 4 осуществляется объединение задающих сигналов в любые комбинации. Так, например, при цифровом суммировании блок 22 может содержать N-входовые схемы «ИЛИ» (фиг. 2). В этом случае в зависимости от состояния коммутатора 21 на выходе блока 22 в пределах

1 периода Tp —— формируется пачка сигнаlo лов с числом от 0 до Х, а частота контроля в пределе увеличивается до Х ° fp Выходы блока 22 распределяются коммутатором

15 между блоками 11 и 12, генератором 13, блоком 16 накопления и преобразователем 18.

В результате формируются испытательные, контрольные, тактирующие, стробирующие и сипхронизирующие последовательности сигналов с программируемыми временными соотношениями между ними или с программируемой формой этих сигналов. Это позволяет получить более полную информацию о работоспособности испытуемых интегральных схем как при статическом и динамическом контроле, так и при проверке их функционирования.

Предмет изобретения

Система для комплексного контроля интегральных схем, содержащая управляющую вычислительную машину, комплект устройств ввода-вывода, блок сопряжения, блок управления, блок цифро-аналоговых преобразова5 телей, блоки статических испытательных воздействий и измерения статических параметров, аналого-цифровой преобразователь, коммутационную матрицу постоянного тока, контактирующее устройство, блок согласования и распределения выводов контролируемой интегральной схемы, блок формирователей, блок компараторов, блок накопления результатов, коаксиальный многоканальный комму. татор, преобразователь временной параметрнапряжение, генератор слов, комплект задающих генераторов и коммутатор задающих

437988 сигналов, отличающаяся тем, что, с целью расширения возможностей программирования, между выходами комплекта задающих генераторов и входами коммутатора задающих сигналов включены последовательно соединенные коммутатор объединения задающих сигналов и блок N-входовых схем цифрового или аналогового суммирования, причем управляющий вход коммутатора объединения

10 задающих сигналов подсоединен к выходу блока управления.

437988

271

1 г

И ото

Составитель В .. <шев

Текред 3. Т <раненко

Корректор В. Кочкарева

Редактор М. Бычкова

МОТ, Загорский цек

Заказ 6377 Изд. ¹ 1862 Тираж 678 Подписное

ЦНИИП!! Государственного комитета Совета Мнн.итров СССР по делам изобретений и открытий

Москва, )К-35, Раушская наб., д. 4/6

Система для комплексного контроля интегральных схем Система для комплексного контроля интегральных схем Система для комплексного контроля интегральных схем Система для комплексного контроля интегральных схем 

 

Похожие патенты:

Авторы // 392504

Изобретение относится к области микроэлектроники и может быть использовано для выделения из партии интегральных схем (ИС) схемы повышенной надежности

Изобретение относится к области испытания объектов электронной техники, в частности предназначено для отбраковки образцов интегральных микросхем с аномально низкой радиационной стойкостью и надежностью
Наверх